#### Was sind die Sonderformate bei IEEE

| Einfache Genauigkeit |          | Doppelte Genauigkeit |          | Dargestelltes<br>Objekt |
|----------------------|----------|----------------------|----------|-------------------------|
| Exponent             | Bruch    | Exponent             | Bruch    | -                       |
| 0                    | 0        | 0                    | 0        |                         |
| 0                    | Nicht 0  | 0                    | Nicht 0  |                         |
| 1 bis 254            | Beliebig | 1 bis 2046           | Beliebig |                         |
| 255                  | 0        | 2047                 | 0        |                         |
| 255                  | Nicht 0  | 2047                 | Nicht 0  |                         |

| Einfache Genauigkeit |            | Doppelte Genauigkeit |            | Dargestelltes Objekt   |
|----------------------|------------|----------------------|------------|------------------------|
| Exponent             | Bruch      | Exponent             | Bruch      |                        |
| 0                    | 0          | 0                    | 0          | 0                      |
| 0                    | nicht null | 0                    | nicht null | ± denormalisierte Zahl |
| 1-254                | beliebig   | 1-2046               | beliebig   | ± Gleitkommazahl       |
| 255                  | 0          | 2047                 | 0          | ±unendlich             |
| 255                  | nicht null | 2047                 | nicht null | NaN (Not a Number)     |

Was ist die Vorzeichenbetrags schreibweise?

MSB 0 oder 1 gibt vorzeichen an

Wie funktioniert die Zweierkomplementdarstellung?

Negative Zahlen werden durch Invertieren aller Bits und

Addieren von 1 gebildet.

Welche auswirkung hat die änderung der Cachegröße?

| Vergrößerung  | Vorteile                                                      | Nachteile                                                                                        |
|---------------|---------------------------------------------------------------|--------------------------------------------------------------------------------------------------|
| ↑ Cache-Größe | ↓ Miss Rate (mehr Daten passen rein)                          | <ul><li>↑ Latenz (längere Zugriffszeit)</li><li>↑ Energieverbrauch &amp; Flächenbedarf</li></ul> |
| ↓ Cache-Größe | Schneller (kürzere Zugriffszeit)<br>Geringerer Stromverbrauch | ↑ Miss Rate (häufiger<br>Hauptspeicherzugriff)                                                   |

Welche auswirkung hat die änderung der Assozivität auf den Cache?

| Assoziativität                                              | Vorteile                                                          | Nachteile                                                                                           |
|-------------------------------------------------------------|-------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------|
| ↑ <b>Höhere Assoziativität</b> (z. B. 8-Wege)               | ↓ Conflict Misses<br>Besser für unvorhersehbare<br>Zugriffsmuster | <ul><li>↑ Latenz (mehr Vergleiche nötig)</li><li>↑ Energieverbrauch (komplexere Hardware)</li></ul> |
| ↓ <b>Niedrigere Assoziativität</b> (z.<br>B. Direct-Mapped) | Schneller (nur 1 Tag-<br>Vergleich)<br>Geringere Hardware-Kosten  | ↑ Conflict Misses (Kollisionen bei gleichem Index)                                                  |

Wie berechnet sich der Offset?

Offset-Größe (Bits)=log2(Blockgröße in Bytes)

Wie berechnet sich die gesamtgröße des Cache?

Cache-Größe (Bytes) = Anzahl der Blöcke × Blockgröße (Bytes) Anzahl der Blöcke = Anzahl der Sets × Assoziativität (Blöcke pro Set)

Wie funktioniert Write Through und wie kann man seine Probleme

fixen?

Speicher immer direkt mit aktualiseren
Aber Schreibzugriffe deswegen immer sehr langsam
-> Write bufffer und erst schreiben wenn Write Buffer voll ist

Wie berechnet sich die Anzahl der Seitentabellen einträge bei Virtuellem Speicher?

Anzahl PTEs = Virtueller Adressraum /
Seitengröße = 2^(Adressgröße – Offset-Bits)

Was ist der unterschied zwischen Cache Kohärenz und

Konsistenz?

Kohärenz:

Wann muss ein Wert aktualisiert/invalidiert werden?

Konsistenz:

In welcher Reihenfolge müssen Schreib-/Lesezugriffe sichtbar

sein?

Wie berechnet sich der Index?

log<sub>2</sub>(Anzahl der Cache-Blöcke)

Wie funktioniert Write-Back?

Speicher wird nur aktuallisiert wenn ein block mit dirty bit evicted wird. Dirty bit wird bei einem Cache write gesetzt. Benötigt verwaltungslogic aber ist schneller als write through.

Wie berechnet sich die Größe des virtuellen Adressraumes?

Cache

Virtueller Adressraum (Bytes)=2^Adressgröße(bits)

Wie berechnet sich die größe einer Seitentabelle?

Seitentabellen-Größe (Bytes)=Anzahl Einträge × Größe Einträge

Welche auswirkung hat die änderung der Blockgröße?

| Vergrößerung | Vorteile                                                                                                          | Nachteile                                                                                                                  |
|--------------|-------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------|
| ↑ Blockgröße | ↑ Räumliche Lokalität (weniger<br>Conflict Misses)<br>Gut für sequentielle Zugriffe (z. B.<br>Vektorverarbeitung) | <ul><li>↑ Latenz (mehr Daten transferieren)</li><li>↑ Cache-Verschwendung (wenn nur kleine Daten genutzt werden)</li></ul> |
| ↓ Blockgröße | Geringere Transfer-Latenz<br>Weniger Verschwendung bei kleinen<br>Daten                                           | ↑ Miss Rate (mehr Capacity/Conflict Misses)                                                                                |

Was für Kohärenz Protokolle gibt es ud was machen diese?

Snooping Protokolle: Alle Caches "lauschen" auf Bus-Transaktionen.

Verzeichisbasiert: Zentrale Tabelle ("Directory") trackt Cache-

Zustände.

Was sind Synchronisatiosnprotokolle bei Kohärenz und was

machen diese?

#### Write Invalidate:

- Wenn ein Kern in eine gemeinsame Speicheradresse schreibt, werden alle anderen Cache-Kopien invalidiert.
- Andere Kerne müssen bei ihrem nächsten Lesezugriff die aktualisierten Daten neu anfordern.

#### Write Update/Broadcast:

- Bei einem Schreibzugriff wird der neue Wert an alle anderen Caches gesendet.
- Diese aktualisieren ihre Kopien sofort.

## Formeln

Formel Leistung

#### **Formeln**

**Durchsatz** 

$$Leistung = \frac{1}{Ausf \ddot{u}hrungszeit}$$

X ist n mal schneller als z

$$\frac{Leistung X}{Leistung Y} = \frac{Ausf \ddot{u}hrungszeit Y}{Ausf \ddot{u}hrungszeit X} = \gamma$$

Amdahls Gesetz

$$T_{improved} = \frac{T_{affected}}{improvement\;factor} * T_{unaffected}$$

F = Anteil des Programmes

Pipeline Speedup

$$\label{eq:Zeitzwischen Befehlen} \textit{Zeit zwischen Befehlen}_{\textit{ohnePipeline}} = \frac{\textit{Zeit zwischen Befehlen}_{\textit{ohnePipeline}}}{\textit{Anzahl der Stufen}}$$

Formel CPU-Zeit

#### **CPU-Zeit:**

Vergangene Zeit

$$CPU\ Zeit = Anzahl\ CPU\ Taktzyklen * Taktdauer = \frac{Anzahl\ CPU\ Taktzyklen}{Taktfrequenz}$$

$$CPU\ Zeit = \frac{Befehle}{Programm} * \frac{Taktzyklen}{Befehl} * \frac{Sekunden}{Taktzyklus}$$

Speedup Amdahls Gesetz

$$Speedup = \frac{1}{\left(1 - F_{parallelisierbar}\right) + \frac{F_{parallelisierbar}}{100}}$$

F = Anteil des Programmes

Formel CPI

### Cycles per Instruction

$$CPU\ Zeit = Befehlsz\"{a}hler*CPI*Taktdauer = \frac{Befehlsz\"{a}hler*CPI}{Taktfrequenz}$$

þ

Formel Memory stall cycles

```
Memory stall cycles

= Memory accesses
Program × Miss rate × Miss penalty

= Instructions
Program × Misses
Program × Instruction
```

AMAT

AMAT = Hit Rate \* Hit Time + Miss rate \* Miss penalty

Anzahl CPU Taktzyklen

 $Anzahl\ CPU\ Taktzyklen = Befehlszähler*CPI$ 

MTBF

MTBF = MTTF + MTTR

Verfügbarkeit

MTTF/(MTTF+MTTR)

Anual Failure Rate

Annual Failure Rate (AFR) = 
$$\frac{1000 \text{ disks} \times 8760 \text{ hrs/disk}}{1200000 \text{ hrs/failure}} = 0.73\%$$

Was versteht man unter Kontrollpfad



Kontrolliert den Datenpfad und gibt an, wann was gemacht wird.

Was besagt Moores law

- Anzahl der Transistoren pro Chips verdoppelt sich ca. alle 18 Monate
- -> Logaritmischer Wachstum
- Gilt immernoch (Nicht verwechseln mit Leistungswachstum)

Was versteht man unter der Powerwall?

- Mit höherer Taktfrequence wird die Wärmedichte immer höher
- -> Mehr Kühlung benötigt
- Blockiert die erhöhung der Taktfrequenz
- -> Lösung: Multiprozessoren

Was besagt Amdahls Gesetz?

- Manerwartet proportionale Verbesserung der Gesamtleistung bei Verbesserung eines Computeraspektes
  - Verbesserung wird nur dort spürbar wo sie angewendet wird
     → Make the common case fast
- Gesamtleistung ist immer von unveränderten Teil begrenzt

Was versteht man unter Datenpfad

Die Strecke über die in der Hardware benötigten Bausteine

Was versteht man unter kritischer Pfad

Der kritische Pfad ist die längste Abfolge an vorgängen. Dlese

bestimmt die maximale Taktfrequenz.

Mips

Wie ist das R-Format aufgebaut mit nutzen und erklärung

# Mips

#### Für Register befehle

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

- Op = operation code (R-Format, S-Format...)
- Rs = first source Register
- Rt = second source Register
- Rd = Destiation register
- Shamt = shift amount (sll, srl)
- Funct = function code (add, sub...)
- Immediate = Zahlwert

Was sind die drei Adressierungsformate in der Mips?

**Mips** 

R-Format I-Format Pseudo direkte Sprungadressierung

Wie ist das I-Format aufgebaut mit nutzen und erklärung?

• Für Immediate und branch befehle

| ор     | rs     | rt     | Immediate |
|--------|--------|--------|-----------|
| 6 bits | 5 bits | 5 bits | 16 bits   |

Für PC relative Jumps (PC = PC + Immediate \* 4)

Wie ist die Pseudo direkte Sprungadressierung aufgebaut mit

nutzen und erklärung?

- Springe zu einer bestimmten addresse
- Wird für J und Jal benutzt



PC = address \* 4

Was sind die vier Entwurfsprinzipien einer ISA mit erklärung?

## Einfachheit begünstigt Regelmäßigkeit

- Regelmäßigkeit macht Implementierung einfacher
- Einfachheit ermöglicht höhere CPU Leistung

### Kleiner ist schneller

- Weniger suchzeit bei kleinen Speichern -> kleiner Register/Cache

### Make common case fast

- Kleine Konstanten sind häufig
- Immediate Befehle erlauben load zu vermeiden

### Good design demands good compromises

- Verschiedene Formate komplizieren Decodierung aber erlauben überall 32 bit Befehle

Was ist mit starker und schwacher Skalierung gemeint und

wodurch sind diese begrenzt (mit formel)?

### 1. Starke Skalierung (Strong Scaling)

- Wie schnell löst man ein **festes Problem**, wenn man mehr Prozessoren/Kerne hinzufügt?
- Grenzen: Kommunikations-Overhead, Amdahls Gesetz.
- Speedup =  $T_1/T_N$
- $T_1$  = Zeit auf 1 Kern,  $T_N$  = Zeit auf N Kernen

## 2. Schwache Skalierung (Weak Scaling)

- Wie viel größeres Problem kann man lösen, wenn man mehr Prozessoren/Kerne hinzufügt?
- Grenzen: Speicherbandbreite, Lastverteilung.
- Effizienz = Problemgröße pro Kern / Gesamtzeit

Was ist Summenreduktion und wie funnktioniert diese?

Dafür benötigt man einen SMP (Shared Memory multiprocessor) Albert werden z.B. immer zweierpaare an werten Addiert und danach wieder das selbe, bis nurnoch ein wert übrig ist



Welche formate benutzen welche Teile der Pipeline?

**Pipeline** 

R-Format: IF ID(2 registerwerte lesen) EX(ALU) WB(Ergebnis schreiben)

I-Format: IF ID(registerwert lesen) EX(Adresse aus 16-bit Offset berechnen) MEM(load oder store) WB(nur bei load)

J-Format: IF ID(registerwerte lesen) EX(vergleich bei branch und zieladresse berechnen)

Was sind die Pipeline schritte in der Mips?

- 1. **IF**: Instruction Fetch vom Speicher
- 2. **ID**: Instruction Decode & Register lesen
- 3. EX: Execute Befehl ausführen oder Adresse ausrechnen
- 4. **MEM**: Zufriffe auf den Speicheroperanden
- 5. **WB**: Write back (Ergebnis in Register schreiben)

Was gibt es für Pipeline Konflikte und wie kann man diese lösen?

- 1. Strukturkonflikt (Eine benötigte Ressource ist belegt)
- -> Datenpfade mit Pipelining erfordern getrennte Befehls- und Datenspeicher
- 2. Datenkonflikt (Müssen warte, das vorherige Befehle das Lesen/Schreiben von Daten abschliesst)
- -> Forwarding, bei Load-Use mit stall oder code scheduling
- 3. Steuerkonflikt (Steuerentscheidung hängt vom vorherigen Befehl ab)
- -> Delayed branch slot, branch prediction

Was ist der unterschied zwischen Statischer und dynamischer

branch prediction?

### Statische Sprungvorhersage:

 Basierend auf typischem Sprungverhalten (Festgelegte Regeln)

### Dynamische Sprungvorhersage:

- Hardware misst tatsächliches Sprungverhalten (z.B. durch speichern der letzten Sprünge für jeden Branch)
- -> Annahme: Zukünftiges Verhalten setzt Trend fort
- Wenn falsch, stall während erneuten Befehlsladens und Aktualisierung der Branch history table

Wozu dient die in Prozessoren Sprungvorhersage und warum wurde sie entwickelt? Erklären Sie die zwei grundlegenden Alternativen Sprungvorhersage zu realisieren. Erklären Sie im Detail was in beiden Alternativen bei einem Sprungbefehl passiert und welche Prozessorressourcen dafür benötigt werden.

Die Sprungvorhersage trifft eine Vorhersage ob ein Sprung genommen wird oder nicht genommen wird.

- (1) Sie dient dazu, Pipelineverzögerungen zu vermeiden die entstehen, wenn der nächste Befehl nicht zum Dekodieren bereit steht – der Grund, weshalb sie entwickelt wurde.
- (2) Bei der statischen Vorhersage wird immer eine Richtung gewählt, z.b. für back brahöhes ein taken für forward branches ein not-taken. Es ist dazu keine weitere Ressource benötigt, da der Compiler (oder Assemblerprogrammierer) ein Vorhersagbit setzt.
- (2) Bei der dynamischen Vorhersage wird die Befehlsadresse als Index in eine Branch History Table verwendet. Der Zustand des 1 Bit oder 2 Bit oder komplizierteren Predictors ist dort gespeichert und wird zur Vorsage verwendet und aktualisiert.

Was sind Poling und Interrupts?

### Poling:

- Perdiodisch I/O Status Register lesen
- o Für kleine Geräte nützlich, ansonsten schlecht für CPU Zeit

### Interrupts:

 Controller unterbricht die CPU mit Interrupt, sobald Gerät bereit ist oder Fehler vorliegt

Was beeinflusst die Performance einer Festplatte?

Seek Time, Cache und Fragmentierung

Was macht Raid?

- Mehrere Kleine Festplatten anstatt einer großen
- Parallelität verbessert die Leistung
- Extra Platten für redundante Datenspeicherung

Wie funktionieren die verschiedenen Raid systeme?

- RAID 1 ("Spiegel")
  - 2 Platten, 1:1-Kopie
  - o Sicher, schnell lesen
  - Nur 50% Platz
- RAID 2
  - Bits + ECC (veraltet)
- RAID 3
  - Bytes + 1 Paritätsplatte
  - Parität = Flaschenhals
- RAID 5
  - Blöcke + rotierende Parität
  - Guter Mix (Platz/Sicherheit)
  - Langsam schreiben

Woraus bestehen Festplatten?

Platten -> Tracks -> Sektoren welche durch eine Partitionstabelle

(MBR oder GPT) bestimmt wird

Nenne 3 eigenschaften der Interposition bei Virtualierung

Kompression
Verschlüsselung
Profiling
Binary Translation
Sciherheit z.Z. Virenschutz
Debugging

## Erkläre folgendes Bild:



Zeigt die verschiedene Kategorien von Befehlen oder Operationen in einem Computersystem klassifizieren.

Hilft, die Sicherheit und Stabilität von Computersystemen zu gewährleisten.

### 1. Nicht-privilegiert (Nonprivileged)

- Keine besonderen Rechte nötig.
- Meist harmlos (Innocuous).

### 2. Privilegiert (Privileged)

- Erfordert Kernel-/Admin-Rechte.
- Steuerungs-sensitiv: Ändert Ressourcen (z. B. Speicher).
- Verhaltens-sensitiv: Ergebnis hängt von Konfiguration ab

### 3. Sensitiv

- Kombiniert steuerungs- und verhaltenssensitive Befehle.
- Kritisch für Systemstabilität/Sicherheit.

### 4. Harmlos (Innocuous)

- Kein Einfluss auf System, keine Privilegien nötig

Nenne 3 eigenschaften der Isolierung bei Virtualierung

Fehlerisolierung Versionierung zur vermeidung von DLL-Hell Performance Isolierung

Was ist der Virtual Machine Monitor?

Ein VMM ist eine Software/Hardware-Schicht, die mehrere virtuelle Maschinen (VMs) auf einer physischen Hardware steuert.

#### **Funktion:**

- Isoliert VMs voneinander (z. B. unterschiedliche Betriebssysteme auf einem Server).
- Verteilt Hardware-Ressourcen (CPU, RAM) an VMs.
- Erzwingt Sicherheitsregeln (kein direkter Zugriff auf physische Geräte).

Nenne 3 eigenschaften der Datenkapselung bei Virtualierung

- Sicherheit: Kein direkter Zugriff auf VM-internen Speicher.
- Flexibilität: VMs lassen sich pausieren/fortsetzen (z. B. via virsh save).
- Skalierung: Cloud-Dienste nutzen Kapselung für Massen-Hosting.

Was ist ein Container?

Ein

#### Container

ist eine

### isoliere Laufzeitumgebung

, die eine Anwendung mit allen benötigten Abhängigkeiten (Bibliotheken, Konfiguration) verpackt.

Container vs VMs

• **VM** = "Kompletter PC im PC" für maximale Isolation.

- Container = "Lightweight-VM" für Apps mit gleichem OS-Kernel.

Nenne drei wichtige eigenschaften der Virualisierung mit erklärung.

- 1. Isolierug
- Anwendungen laufen getrennt voneinander und können sich nicht gegenseitig beeinflussen
- 2. Interposition
- Alle Operationen des Gastbetriebs laufen durch den Virtual Machine Monitor
- 3. Datenkapselung
- Der Zustand der VM kann in einer Datei gespeichert werden

Wo werden Virtuelle Maschinen eingesetzt?

Cloud Computing: VMs ermöglichen die effiziente Bereitstellung von Ressourcen unter Wahrung der Isolierungsanforderungen

(laaS, PaaS, SaaS)